Presentación:

VHDL es un lenguaje de programación que permite el desarrollo de hardware mediante sistemas digitales que se inter construyen, permitiendo así la generación de prototipos digitales mediante herramientas de CAD que facilitan su diseño y simulación.

Objetivos

Principal:

Introducir y fomentar el conocimiento de los lenguajes de programación VHDL a personas que no necesariamente tengan conocimientos de electrónica o sistemas digitales.

Específicos:

Aprender conceptos básicos de programación en sistemas VHDL.

Conocer los conceptos básicos de los sistemas digitales y su importancia en la electrónica necesarios para el desarrollo de aplicaciones en VHDL.

Conocer y manipular la plataforma para generación del código para la desarrollo de las aplicaciones con VHDL, utilizada como una herramienta para la enseñanza de la programación, la electrónica y el diseño de dispositivos digitales interactivos.

Obtener los conocimientos necesarios para el diseño de prototipos que puedan ser utilizados en la generación de sistemas digitales en sus áreas de trabajo.

Utilizar esta herramienta en labores de enseñanza de otras áreas, en particular en algunas de las materias las que se requieren automatización o control.

Profundizar los conocimientos para desarrollar equipamientos más sofisticados que podrán ser usados en los laboratorios o proyectos de investigación.

Contenido:

  • Sesión 1: Introducción a los sistemas digitales

    1.1.- Lógica digital
    1.2.- Algebra de Boole
    1.3.- Compuertas básicas
    1.4.- Circuitos con compuertas básicas
  • Sesión 2: Plataforma de desarrollo para VHDL

    2.1.- Plataforma de diseño y simulación Lattice
    2.2.- Instrucciones Básicas de programación
    2.3.- Diseño y simulación de sistemas digitales básicos
    2.4.- Dispositivos PLD, GAL, CPLD, FPGA
  • Sesión 3: Circuitos Combi nacionales en VHDL

    3.1.- Mapas de karnaugh,
    3.2.- Diseño de sistemas combinaciones en VHDL
    3.3.- Generación de código y Simulación
    3.4.- Laboratorio: lógica combinacional en GAL o CPLD
  • Sesión 4: Circuitos Secuenciales en VHDL

    4.1.- Sistemas dependientes del tiempo
    4.2.- Flip, Flops, contadores, multiplexores
    4.2.- Diseño y simulación de sistemas dependientes del tiempo
    4.3.- laboratorio: Lógica secuencial en Gal o CPLD
  • Sesión 5: Máquinas de estado algorítmico en VHDL

    5.1.- Máquina tipo Mealy y Moore
    5.2.- Diseño de máquinas Mealy en VHDL
    5.4.- Diseño de máquina Moore en VHDL
    5.7.-Laborartoro: Máquina de estado en Gal o CPLD
    5.8.- Conclusiones del curso
  • Duración (20 horas) Fecha de inicio: A convenir Horario: Lunes a Viernes Inversión: $250.000 Incluye: Materiales escritos, y Certificación. Sede Galerías Carrera. 21 Nº 53D – 43 Bogotá Tel: 2558623 / 2558890 Ext. 101 – 102 – 108 Sede Principal Calle 41 N° 27ª – 56 Tel: 3689618 / 3689619 Metodología: (presencial) Cupo Mínimo 20 estudiantes Homologado por 1 crédito académico

DIRECTOR: LUIS FERNANDO MALDONADO